Inhalt anspringen

The FE-I4 pixel readout integrated circuit

Schnelle Fakten

  • Interne Autorenschaft

  • Weitere Publizierende

    M. Garcia-Sciveres, D. Arutinov, M. Barbero, R. Beccherle, S. Dube, D. Elledge, J. Fleury, D. Fougeron, F. Gensolen, D. Gnani, V. Gromov, T. Hemperek, R. Kluit, A. Kruth, A. Mekkaoui, M. Menouni, J.-D. Schipper

  • Veröffentlichung

    • 2011
  • Titel der Zeitschrift/Zeitung

    Nuclear Instruments and Methods in Physics Research Section A: Accelerators, Spectrometers, Detectors and Associated Equipment (1, Supplement)

  • Organisationseinheit

  • Fachgebiete

    • Allgemeine Elektrotechnik
  • Format

    Journalartikel (Artikel)

Abstract

A new pixel readout integrated circuit denominated FE-I4 is being designed to meet the requirements of ATLAS experiment upgrades. It will be the largest readout IC produced to date for particle physics applications, filling the maximum allowed reticle area. This will significantly reduce the cost of future hybrid pixel detectors. In addition, FE-I4 will have smaller pixels and higher rate capability than the present generation of LHC pixel detectors. Design features are described along with simulation and test results, including low power and high rate readout architecture, mixed signal design strategy, and yield hardening.

Schlagwörter

130nm

ATLAS upgrades

High luminosity

Pixel detector

Erläuterungen und Hinweise

Diese Seite verwendet Cookies, um die Funktionalität der Webseite zu gewährleisten und statistische Daten zu erheben. Sie können der statistischen Erhebung über die Datenschutzeinstellungen widersprechen (Opt-Out).

Einstellungen (Öffnet in einem neuen Tab)